uawdijnntqw1x1x1
IP : 3.145.55.25
Hostname : host45.registrar-servers.com
Kernel : Linux host45.registrar-servers.com 4.18.0-513.18.1.lve.2.el8.x86_64 #1 SMP Sat Mar 30 15:36:11 UTC 2024 x86_64
Disable Function : None :)
OS : Linux
PATH:
/
home
/
..
/
usr
/
share
/
locale
/
szl
/
..
/
sad
/
..
/
rar
/
..
/
mo
/
..
/
uk
/
LC_MESSAGES
/
opcodes.mo
/
/
��s��LLKh4���3� u� �Q!��!8�"=�"7#tG#F�#k$}o$K�$w9%��%�B&[�&�('[�'�(��(�1)��)(P*(y*(�*/�*1�*B-+%p+%�+1�+.�+?,<],?�,C�,(-(G-2p-E�-1�-9.1U.?�.(�.�.)/.//^/k/"{/%�//�/.�/$#0H0f0 r0�0�0�0�0 �0�0 1151P1c1y1�1(�1�1�12 !2B2a2|2�2�2�2�2=3&?3f3u3$�3"�3*�3443<4p4 �4D�4C�4+5&C5%j5)�5%�5!�5!6$$6I6:e61�69�667C78Z7�7"�7�7�7�78"888N8!f8�8'�8'�8�879BC9�9"�9#�9�9::4:!N:5p:&�:'�:/�:)%;/O;;b�;.</<G<c<~<�<)�<%�<#�<%=+@=+l=1�=1�=%�=+">1N>1�>�>!�>%�>?<*?g?#�?2�?"�?*@++@ W@x@�@/�@�@�@A .AOAhA+}A�A�A�A%�A$ BEB0`B0�B#�B*�B%C77C!oC!�C5�C"�C+D 8D YD zD�D+�D2�D2E)MEwE�E)�E!�E'�E'F'@FhF�F�F�F�F�F�FG5GSGqG�G"�G�G"�G�GH,HDHaH!~H�H�H �H�HI!I<IMIdI%�I�I�I�I2�I0J+@J.lJ1�J�J�J%�J"K8K(NK%wK&�K�K&�K L$L9L)PL%zL�L�L�L&�LM'M;M&OMvM�M�M!�M�M;�MN 3N$>N%cN+�N/�N+�NO*O&IOpO2�O2�O2�O4P,RPP)�P�P�P(�PQ9Q!UQ wQ�Q�Q�Q�Q�Q RR3RGR[RoR(�R%�R�R�R�R!S+7S'cS�S�S�S�S�ST%(TNTeT5}T�T-�T;U/=U mUwU�U�U�U�U�U�U V!V:V#YV"}V"�V �V�V�VW0W&HWoW�W�WV�WZyZx}Za�Z%X[x~\��\�]*�^O�_oD`h�`�ai�a�(b��biWc��c�Ld�Je�Df��f��g�}h�zivjYxkM�lM mMnmV�mQn\enM�nMoH^oE�oi�o�Wpi�p�BqQ�qQ+rR}r_�rX0sP�sH�so#tQ�t2�tYuYru�u�u>vA?vM�vL�vEw3bw�w�wH�wHx@\x@�x�x2�x$yC7y-{y�y+�y'�yBzY[z&�z(�z^{Xd{7�{5�{C+|Eo|E�|.�|-*}�X}M�};~4J~G~;�~PTIrf�,#�P��_�|�F]�A��R�V9�R��N�N2�Q��:Ӄg�Vv�\̈́�*�>��q�)c�@��,Ά,��/(�/X�/��/��9�Y"�`|�m݈mK�'�������9�R@�S��6�J�Gi�9��e�~Q�[Ѝ\,�s��Z���X�]��K�P�&B�6i�5��+֑#�a&�G��>ВG�ZW�`��_�Vs�Tʔ\�g|�^�:C�@~�X��9��R�_ۗb;�t��8�DL�\��L�J;�Q��uؚ1N�4��G��]��?[�A���ݜRd�R��= �QH�P��:�d&�d��C�y4�u��h$�C��3ѡ��`��Q�DF�D��DУC�UY�\��\�Si�N��!�F.�\u�NҦN!�Np�8��,��'%�8M�G��CΨA�AT�A��Aة�T0�]���M��HD�H��J֫6!�LX�P��S��)J�Bt�8��6�'�'G�=o�N��>��(;�$d���`��M �GX�K��k�mX�%ƱL�69�0p�I��F�G2�0z�W��;�0?�2p�m��E�HW�&��%ǵJ�88�<q�9��P�9�U�=q�s��&#�dJ�P���R�zb�|ݹ�Z�\ۺ%8�2^�N��&�t�t|�t�Xf�P��(�A9�{�C��PH(�Bq�\��1�.C�(r�%��)��)�&�%<�%b�%��%��%�7��W2���8��P��k0�R��R��JB�4����7��7�6N�/����D��q�Z������k�^�f�A~�������*�1.�&`�8��-��7��T&�S{�S��Q#�3u�@��I��I4�V~�_��5�N���a�;Y_���r�R]$�XQ �81 �cZ4rsVP6i|�BBDE���^W*]�"f�*�)�� \�XD��J��%l����T�#F�gK<[n k�P����Zb��>I3)/,j}�L�'1H.gQ��N�-5b�:��R�@2��G�-��<�et�M`����(�h;�'��q~{\=�6���2�d �`E���?+����k��lJ0oHU&.!�u=����(9��A778S�C:W%p#�pa�f�n�4�T���_/d �UO�m����A��I wS�F�L�KmN�x ��e�[�V�ho9"Y$c0MG�+�^s��,�q�j�O�5?�3������i>&��zy�!�v@C For the options above, The following values are supported for "ARCH": For the options above, the following values are supported for "ABI": aliases Do print instruction aliases. cp0-names=ARCH Print CP0 register names according to specified architecture. Default: based on binary being disassembled. debug_dump Temp switch for debug trace. fpr-names=ABI Print FPR names according to specified ABI. Default: numeric. gpr-names=ABI Print GPR names according to specified ABI. Default: based on binary being disassembled. hwr-names=ARCH Print HWR names according to specified architecture. Default: based on binary being disassembled. msa Recognize MSA instructions. no-aliases Use canonical instruction forms. no-aliases Don't print instruction aliases. no-aliases Disassemble only into canonical instructions, rather than into pseudoinstructions. numeric Print numeric register names, rather than ABI names. reg-names=ABI Print GPR and FPR names according to specified ABI. reg-names=ARCH Print CP0 register and HWR names according to specified architecture. virt Recognize the virtualization ASE instructions. xpa Recognize the eXtended Physical Address (XPA) ASE instructions. The following AARCH64 specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following ARC specific disassembler options are supported for use with -M switch (multiple options should be separated by commas): The following ARM specific disassembler options are supported for use with the -M switch: The following MIPS specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following PPC specific disassembler options are supported for use with the -M switch: The following RISC-V-specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following S/390 specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): The following i386/x86-64 specific disassembler options are supported for use with the -M switch (multiple options should be separated by commas): Warning: disassembly may be wrong due to guessed opcode class choice. Use -M<class[,class]> to select the correct opcode class(es). addr16 Assume 16bit address size addr32 Assume 32bit address size addr64 Assume 64bit address size amd64 Display instruction in AMD64 ISA att Display instruction in AT&T syntax att-mnemonic Display instruction in AT&T mnemonic data16 Assume 16bit data size data32 Assume 32bit data size dpfp Recognize FPX DP instructions. dsp Recognize DSP instructions. fpud Recognize double precision FPU instructions. fpuda Recognize double assist FPU instructions. fpus Recognize single precision FPU instructions. hex Use only hexadecimal number to print immediates. i386 Disassemble in 32bit mode i8086 Disassemble in 16bit mode intel Display instruction in Intel syntax intel-mnemonic Display instruction in Intel mnemonic intel64 Display instruction in Intel64 ISA quarkse_em Recognize FPU QuarkSE-EM instructions. spfp Recognize FPX SP instructions. suffix Always display instruction suffix in AT&T syntax x86-64 Disassemble in 64bit mode # <dis error: %08lx># internal error, undefined modifier (%c)# internal error, undefined operand in `%s %s'$<undefined>%02x *unknown*%d unused bits in i386_cpu_flags. %d unused bits in i386_operand_type. %dsp16() takes a symbolic address, not a number%dsp8() takes a symbolic address, not a number%s: %d: Missing `)' in bitfield: %s %s: %d: Unknown bitfield: %s %s: Error: %s: Warning: 'LSL' operator not allowed'ROR' operator not allowed(DP) offset out of range.(SP) offset out of range.(unknown)*unknown operands type: %d**unknown*21-bit offset out of range64-bit address is disabled<function code %d><illegal instruction><illegal precision><internal disassembler error><internal error in opcode table: %s %s> <unknown register %d>ABORT: unknown operandAddress 0x%s is out of bounds. Assume all insns are Thumb insnsAttempt to find bit index of 0Bad case %d (%s) in %s:%d Bad immediate expressionBad register in postincrementBad register in preincrementBad register nameBiiiig Trouble in parse_imm16!Bit number for indexing general register is out of range 0-15Byte address required. - must be even.CpuMax != %d! Disassemble "register" namesDisassemble in ESA architecture modeDisassemble in z/Architecture modeDon't know how to specify # dependency %s Don't understand 0x%x Error: read from memory failedExamine preceding label to determine an insn's typeGPR odd is illegalHmmmm 0x%xIC note %d for opcode %s (IC:%s) conflicts with resource %s note %d IC note %d in opcode %s (IC:%s) conflicts with resource %s note %d IC:%s [%s] has no terminals or sub-classes IC:%s has no terminals or sub-classes Immediate is out of range -128 to 127Immediate is out of range -32768 to 32767Immediate is out of range -512 to 511Immediate is out of range -7 to 8Immediate is out of range -8 to 7Immediate is out of range 0 to 65535Internal disassembler errorInternal error: bad sparc-opcode.h: "%s", %#.8lx, %#.8lx Internal error: bad sparc-opcode.h: "%s" == "%s" Internal error: bad sparc-opcode.h: "%s", %#.8lx, %#.8lx Internal: Non-debugged code (test-case missing): %s:%dInvalid size specifierLP_COUNT register cannot be used as destination registerLabel conflicts with `Rx'Label conflicts with register nameMissing '#' prefixMissing '.' prefixMissing 'pag:' prefixMissing 'pof:' prefixMissing 'seg:' prefixMissing 'sof:' prefixName well-known globalsNo relocation for small immediateNot a pc-relative address.Only $sp or $15 allowed for this opcodeOnly $tp or $13 allowed for this opcodeOperand is not a symbolOperand out of range. Must be between -32768 and 32767.Print unknown instructions according to length from first two bitsRegister list is not validRegister must be between r0 and r7Register must be between r8 and r15Register number is not validSR/SelID is out of rangeSelID is out of rangeSelect raw register namesSelect register names used by GCCSelect register names used in ARM's ISA documentationSelect register names used in the APCSSelect register names used in the ATPCSSelect special register names used in the ATPCSSmall operand was not an immediate numberSpecial purpose register number is out of rangeSyntax error: No trailing ')'The following WebAssembly-specific disassembler options are supported for use with the -M switch: The percent-operator's operand is not a symbolUIMM = 00000 is illegalUIMM values >15 are illegalUIMM values >7 are illegalUnknown bitfield: %s Unknown error %d Unrecognised disassembler CPU option: %s Unrecognised disassembler option: %s Unrecognised register name set: %s Unrecognized disassembler option: %s Unrecognized field %d while building insn. Unrecognized field %d while decoding insn. Unrecognized field %d while getting int operand. Unrecognized field %d while getting vma operand. Unrecognized field %d while parsing. Unrecognized field %d while printing insn. Unrecognized field %d while setting int operand. Unrecognized field %d while setting vma operand. Value is not aligned enoughValue of A operand must be 0 or 1W keyword invalid in FR operand slot.W register expectedWarning: disassembly unreliable - not enough bytes availableWarning: illegal as 2-op instrWarning: illegal as emulation instrWarning: reserved use of A/L and B/W bits detectedWarning: rsrc %s (%s) has no chks Warning: rsrc %s (%s) has no chks or regs Warning: unrecognised CALLA addressing modeaccepted values are from -1 to 6address register in load rangeaddress writeback expectedattempt to set y bit when using + or - modifierbad instruction `%.50s'bad instruction `%.50s...'bit,base is out of rangebit,base out of range for symbolbranch operand unalignedbranch to odd offsetbranch value not in range and to odd offsetbranch value out of rangebyte relocation unsupportedcan't cope with insert %d can't create i386-init.h, errno = %s can't create i386-tbl.h, errno = %s can't find %s for reading can't find i386-opc.tbl for reading, errno = %s can't find i386-reg.tbl for reading, errno = %s can't find ia64-ic.tbl for reading cannot use odd number destination registercannot use odd number source registercgen_parse_address returned a symbol. Literal required.class %s is defined but not used displacement value is not aligneddisplacement value is not in range and is not aligneddisplacement value is out of rangedon't know how to specify %% dependency %s dsp:16 immediate is out of rangedsp:20 immediate is out of rangedsp:24 immediate is out of rangedsp:8 immediate is out of rangeexpecting got relative address: got(symbol)expecting got relative address: gotoffhi16(symbol)expecting got relative address: gotofflo16(symbol)expecting gp relative address: gp(symbol)extend operator expectedextraneous registerfirst register of the range should be r13floating-point immediate expectedfloating-point value must be 0.0 or 1.0floating-point value must be 0.5 or 1.0floating-point value must be 0.5 or 2.0illegal L operand valueillegal bitmaskillegal immediate valueillegal use of parenthesesimm10 is out of rangeimm:6 immediate is out of rangeimmediate is out of range 0-7immediate is out of range 1-2immediate is out of range 1-8immediate is out of range 2-9immediate offsetimmediate out of rangeimmediate too big for element sizeimmediate valueimmediate value cannot be registerimmediate value is out of rangeimmediate value out of rangeimmediate zero expectedincompatible L operand valueindex register in load rangeindex register xzr is not allowedinvalid %function() hereinvalid Ddd valueinvalid address type for operandinvalid addressing modeinvalid arithmetic immediateinvalid conditional optioninvalid constantinvalid counter accessinvalid extend/shift operatorinvalid immediate, must be 1, 2, or 4invalid mask fieldinvalid mfcr maskinvalid offsetinvalid operand. type may have values 0,1,2 only.invalid position, should be 0, 16, 32, 48 or 64.invalid position, should be 0, 8, 16, or 24invalid position, should be 16, 32, 64 or 128.invalid position, should be one of: 0,4,8,...124.invalid post-increment amountinvalid registerinvalid register for stack adjustmentinvalid register listinvalid register nameinvalid register number, should be blinkinvalid register number, should be fpinvalid register number, should be pclinvalid register offsetinvalid register operand when updatinginvalid replicated MOV immediateinvalid shift amountinvalid shift operatorinvalid size value must be on range 1-64.invalid size, should be 1, 2, 4, or 8invalid size, value must be invalid sprg numberinvalid tbr numberinvalid value for CMEM ld/st immediateinvalid value for immediatejump hint unalignedjunk at end of linelast register of the range doesn't fitmissing `)'missing `]'missing extend operatormissing mnemonic in syntax stringmissing registermost recent format '%s' appears more restrictive than '%s' multiple note %s not handled multipliernegative immediate value not allowednegative or unaligned offset expectedno insns mapped directly to terminal IC %s no insns mapped directly to terminal IC %s [%s]no shift amount allowed for 8-bit constantsnot a valid r0l/r0h pairoffset(IP) is not a valid formopcode %s has no class (ops %d %d %d) operand is not zerooperand out of range (%ld not between %ld and %ld)operand out of range (%ld not between %ld and %lu)operand out of range (%lu not between %lu and %lu)operand out of range (0x%lx not between 0 and 0x%lx)operand out of range (not between 1 and 255)overlapping field %s->%s overwriting note %d with note %d (IC:%s) p0-p7 expectedparse_addr16: invalid opindex.percent-operator operand is not a symbolposition value is out of rangereg pair must be contiguousreg pair must start from even regregister R30 is a limm indicatorregister element indexregister must be BLINKregister must be GPregister must be ILINK1register must be ILINK2register must be PCLregister must be R0register must be R1register must be R2register must be R3register must be SPregister must be either r0-r3 or r12-r15register name used as immediate valueregister numberregister number must be evenregister out of rangeregister source in immediate moveregister unavailable for short instructionsrotate expected to be 0, 90, 180 or 270rotate expected to be 90 or 270rsrc %s (%s) has no regs shift amountshift amount must be 0 or 12shift amount must be 0 or 16shift amount must be 0 or 8shift amount must be a multiple of 16shift is not permittedshift operator expectedsource and target register operands must be differentstack pointer register expectedsyntax error (expected char `%c', found `%c')syntax error (expected char `%c', found end of instruction)unable to change directory to "%s", errno = %s undefinedunexpected address writebackunknownunknown 0x%02lxunknown 0x%04lxunknown constraint `%c'unknown operand shift: %x unknown reg: %d unrecognized form of instructionunrecognized instructionvalue must be a multiple of 16value must be in the range 0 to 240value must be in the range 0 to 28value must be in the range 0 to 31value must be in the range 1 to value must be power of 2value out of range 1 - 256vector5 is out of rangevector8 is out of rangewarning: ignoring unknown -M%s option width value is out of rangez0-z15 expectedz0-z7 expectedProject-Id-Version: opcodes 2.30.0 Report-Msgid-Bugs-To: bug-binutils@gnu.org POT-Creation-Date: 2018-01-13 13:44+0000 PO-Revision-Date: 2018-01-14 13:20+0200 Last-Translator: Yuri Chornoivan <yurchor@ukr.net> Language-Team: Ukrainian <translation-team-uk@lists.sourceforge.net> Language: uk MIME-Version: 1.0 Content-Type: text/plain; charset=UTF-8 Content-Transfer-Encoding: 8bit X-Bugs: Report translation errors to the Language-Team address. Plural-Forms: nplurals=4; plural=n==1 ? 3 : n%10==1 && n%100!=11 ? 0 : n%10>=2 && n%10<=4 && (n%100<10 || n%100>=20) ? 1 : 2; X-Generator: Lokalize 2.0 У вказаних вище параметрах використовуються такі значення ARCH: У вказаних вище параметрах використовуються такі значення ABI: aliases вивести альтернативні назви інструкцій. cp0-names=ARCH виводити назви регістрів CP0 у вказаній архітектурі. Типове значення: визначається за файлом, який дизасемблюється. debug_dump тимчасовий перемикач для діагностичного трасування. fpr-names=ABI виводити назви FPR відповідно до вказаного ABI. Типове значення: numeric. gpr-names=ABI виводити назви GPR відповідно до вказаного ABI. Типове значення: визначається на основі файла, що дизасемблюється. hwr-names=ARCH виводити назви HWR відповідно до вказаної архітектури. Типове значення: визначається за файлом, який дизасемблюється. msa розпізнавати інструкції MSA. no-aliases використовувати канонічні форми інструкцій. no-aliases не виводити альтернативних назв інструкцій. no-aliases дизасемблювати лише у канонічні інструкції, а не у псевдоінструкції. numeric вивести числові назви регістрів, а не назви в ABI. reg-names=ABI виводити назви GPR і FPR відповідно до вказаного ABI. reg-names=ARCH виводити назви регістрів CP0 і HWR у вказаній архітектурі. virt розпізнавати інструкції віртуалізації ASE. xpa розпізнавати інструкції eXtended Physical Address (XPA) ASE. З перемикачем -M можна використовувати такі специфічні для AARCH64 параметри дизасемблера (декілька параметрів слід відокремлювати комами): З перемикачем -M можна використовувати такі специфічні для ARC параметри дизасемблера (декілька параметрів слід відокремлювати комами): З перемикачем -M можна використовувати такі специфічні для ARM параметри дизасемблера: З перемикачем -M можна використовувати такі специфічні для MIPS параметри дизасемблера (декілька параметрів слід відокремлювати комами): З перемикачем -M можна використовувати такі специфічні для PPC параметри дизасемблера: З перемикачем -M можна використовувати такі специфічні для RISC-V параметри дизасемблера (декілька параметрів слід відокремлювати комами): З перемикачем -M можна використовувати такі специфічні для S/390 параметри дизасемблера (декілька параметрів слід відокремлювати комами): З перемикачем -M можна використовувати такі специфічні для i386/x86-64 параметри дизасемблера (декілька параметрів слід відокремлювати комами): Попередження: дизасемблювання може бути помилковим через визначення варіанта класу кодів операцій. Скористайтеся параметром -M<клас[,клас]> для вибору правильних класів кодів операцій. addr16 припускати 16-бітовий розмір адрес addr32 припускати 32-бітовий розмір адрес addr64 припускати 64-бітовий розмір адрес amd64 показати інструкцію у синтаксисі ISA AMD64 att показати інструкцію у синтаксисі AT&T att-mnemonic показати інструкцію у символах AT&T data16 припускати 16-бітовий розмір даних data32 припускати 32-бітовий розмір даних dpfp розпізнавати інструкції DP FPX. dsp розпізнавати інструкції DSP. fpud розпізнавати інструкції FPU подвійної точності. fpuda розпізнавати інструкції подвійної точності допоміжного FPU. fpus розпізнавати інструкції FPU одинарної точності. hex використовувати лише шістнадцяткове значення для виведення проміжних. i386 дизасемблювання у 32-бітовому режимі i8086 дизасемблювання у 16-бітовому режимі intel показати інструкцію у синтаксисі Intel intel-mnemonic показати інструкцію у символах Intel intel64 показати інструкцію у синтаксисі ISA Intel64 quarkse_em розпізнавати інструкції QuarkSE-EM FPU. spfp розпізнавати інструкції SP FPX. suffix завжди показувати суфікс інструкцій у синтаксисі AT&T x86-64 дизасемблювання у 64-бітовому режимі # <помилка дизасемблера: %08lx># внутрішня помилка, невизначений модифікатор (%c)# внутрішня помилка, невизначений операнд у «%s %s»$<не визначено>%02x *невідомо*%d невикористаних бітів у i386_cpu_flags. %d невикористаних бітів у i386_operand_type. %dsp16() приймає символічну адресу, а не число%dsp8() приймає символічну адресу, а не число%s: %d: не вистачає «)» у бітовому полі: %s %s: %d: невідоме бітове поле: %s %s: помилка: %s: попередження: Використання оператора «LSL» забороненоВикористання оператора «ROR» заборонено(DP) перевищення можливого зміщення.(SP) перевищення можливого зміщення.(невідомо)*невідомий тип операндів: %d**невідома*21-бітовий зсув поза межами діапазону64-бітову адресу вимкнено<код функції %d><некоректна інструкція><некоректна точність><помилка внутрішнього дизасемблера><внутрішня помилка у таблиці кодів операцій: %s %s> <невідомий регістр %d>ABORT: невідомий операндАдреса 0x%s лежить поза межами доступного діапазону. Припускати, що усі інструкції є інструкціями ThumbСпроба знайти бітовий індекс 0Помилковий випадок %d (%s) у %s:%d Помилковий вираз поточного значенняПомилковий регістр у післязбільшенніПомилковий регістр у передзбільшенніПомилкова назва регістраВЕЛИКІ проблеми у parse_imm16!Номер біта для індексування загального регістра лежить поза межами діапазону 0-15Потрібна байтова адреса. - має бути парним.CpuMax != %d! Дизасемблювати назви «register»дизасемблювати у режимі архітектури ESAдизасемблювати у режимі z/ArchitectureНевідомий спосіб визначення залежності #, %s Незрозуміле 0x%x Помилка: не вдалося прочитати з пам’ятіВивчати попередню мітку для визначення типу інструкціїНепарне GPR є некоректнимГ-м-м, 0x%xIC-нотатка %d для коду операції %s (IC:%s) конфліктує з ресурсом %s, нотатка %d IC-нотатка %d у коді операції %s (IC:%s) конфліктує з ресурсом %s, нотатка %d IC:%s [%s] не має терміналів або підкласів IC:%s не має терміналів або підкласів Поточне значення поза діапазоном від -128 до 127Поточне значення поза діапазоном від -32768 до 32767Поточне значення поза діапазоном від -512 до 511Поточне значення поза діапазоном від -7 до 8Поточне значення поза діапазоном від -8 до 7Поточне значення поза діапазоном від 0 до 65535Внутрішня помилка дизасемблераВнутрішня помилка: помилка у файлі sparc-opcode.h: «%s», %#.8lx, %#.8lx Внутрішня помилка: помилка у sparc-opcode.h: «%s» == «%s» Внутрішня помилка: помилка у sparc-opcode.h: «%s», %#.8lx, %#.8lx Внутрішнє: недіагностований код (не вистачає прикладу для тестування): %s:%dНекоректний специфікатор розміруРегістр LP_COUNT не можна використовувати як регістр призначенняМітка конфліктує з «Rx»Мітка конфліктує з назвою регістраНе вистачає префікса «#»Не вистачає префікса «.»Не вистачає префікса «pag:»Не вистачає префікса «pof:»Не вистачає префікса «seg:»Не вистачає префікса «sof:»Називати добре відомі загальніНемає пересування для малого поточного значенняАдреса, яка не є відносною щодо лічильника команд (pc).Для цього коду операції можна використовувати лише $sp або $15Для цього коду операції можна використовувати лише $tp або $13Операнд не є символомОперанд лежить поза межами можливого діапазону. Він має належати проміжку від -32768 до 32767.Вивести невідомі інструкції відповідно до довжини з перших двох бітівСписок регістрів є некоректнимРегістр має перебувати у діапазоні від r0 до r7Регістр має перебувати у діапазоні від r8 до r15Номер регістра не є коректнимSR/SelID поза межами припустимого діапазонуSelID поза межами припустимого діапазонуВибрати прості назви регістрівВиберіть назви регістрів, які використовуватимуться GCCВиберіть назви регістрів, які використовуються у документації з ISA ARMВибрати назви регістрів, що використовуються в APCSВибрати назви регістрів, що використовуються в ATPCSВибрати назви спеціальних регістрів, що використовуються в ATPCSМалий операнд не був числовим поточним значеннямНомер регістра спеціального призначення лежить поза межами можливого діапазонуСинтаксична помилка: не вистачає завершального «)»З перемикачем -M можна використовувати такі специфічні для WebAssembly параметри дизасемблера: Операнд оператора з відсотком не є символомUIMM = 00000 є некоректнимЗначення UIMM > 15 є некоректнимиЗначення UIMM > 7 є некоректнимиНевідоме бітове поле: %s Невідома помилка %d Невідомий параметр дизасемблювання для процесора: %s Невідомий параметр дизасемблювання: %s Невідомий набір назв регістрів: %s Невідомий параметр дизасемблювання: %s Нерозпізнане поле %d під час побудови інструкції. Нерозпізнане поле %d під час декодування інструкції. Помилкове поле %d під час отримання цілого операнда. Помилкове поле %d під час отримання операнда vma. Під час обробки виявлено нерозпізнане поле %d. Нерозпізнане поле %d під час виведення інструкції. Некоректне поле %d під час встановлення цілого операнда. Некоректне поле %d під час встановлення операнда vma. Значення недостатньо вирівняноЗначенням операнда A має бути 0 або 1Ключове слово W є некоректним у слоті операнда FR.мало бути використано регістр WПопередження: дизасемблювання є ненадійним — надто мало доступних байтівПопередження: некоректне як 2-операторна інструкціяПопередження: некоректна інструкція під час емуляціїПопередження: виявлено зарезервоване використання бітів A/L і B/WПопередження: rsrc %s (%s) не має chks Попередження: rsrc %s (%s) не має chks або regs Попередження: нерозпізнаний режим адресування CALLAприйнятним значенням є значення від -1 до 6регістр адреси у діапазоні завантаженнямало бути використано зворотний запис адресспроба встановити біт y під час використання модифікатора + або -помилкова інструкція «%.50s»помилкова інструкція «%.50s...»набір біт,основа поза межами діапазонунабір біт,основа поза межами діапазону для символуоперанд розгалуження не вирівняновідгалуження за непарним зміщеннямзначення відгалуження поза межами діапазону і визначає непарне зміщеннязначення відгалуження поза межами діапазонупідтримки пересування байтів не передбаченоне вдалося обробити вставлення %d не вдалося створити i386-init.h, номер помилки = %s не вдалося створити i386-tbl.h, номер помилки = %s не вдалося знайти %s для читання не вдалося знайти i386-opc.tbl для читання, номер помилки = %s не вдалося знайти i386-reg.tbl для читання, номер помилки = %s не вдалося знайти ia64-ic.tbl для читання не можна використовувати регістр призначення із непарним номеромне можна використовувати регістр призначення із парним номеромcgen_parse_address повернуто символ. Мало бути повернуто літерал.клас %s визначено, але не використано значення зсуву не вирівнянозначення зсуву не перебуває у допустимому діапазоні, його також не вирівнянозначення зсуву не перебуває у допустимому діапазоніневідомий спосіб визначення залежності %%, %s dsp:16 поточне значення поза діапазономdsp:20 поточне значення поза діапазономdsp:24 поточне значення поза діапазономdsp:8 поточне значення поза діапазономмало бути вказано відносну адресу got: got(символ)мало бути вказано відносну адресу got: gotoffhi16(символ)мало бути вказано відносну адресу got: gotofflo16(символ)мало бути вказано відносну адресу gp: gp(символ)мало бути використано оператор розширеннясторонній регістрпершим регістром діапазону має бути r13мало бути використано константу з рухомою крапкоючислом із рухомою крапкою має бути 0.0 або 1.0числом із рухомою крапкою має бути 0.5 або 1.0числом із рухомою крапкою має бути 0.5 або 2.0некоректне значення операнда Lнекоректна бітова масканекоректна константанекоректне використання дужкиimm10 поза межами припустимого діапазонуimm:6 поточне значення поза діапазономПоточне значення поза діапазоном 0-7Поточне значення поза діапазоном 1-2Поточне значення поза діапазоном 1-8Поточне значення поза діапазоном 2-9сталий зсувконстанта поза межами припустимого діапазонустала велична є надто великою для розміру елементаконстантапоточне значення не може бути регістровимпоточне значення поза межами діапазонупоточне значення поза межами діапазонумало бути використано нульову константунесумісне значення операнда Lрегістр індексу у діапазоні завантаженнярегістр xzr індексу не можна використовувати%function() (функція з відсотком) тут є некоректноюнекоректне значення Dddнекоректний тип адреси для операнданекоректний режим адресуваннянекоректна арифметична сталанекоректна умованекоректна константанекоректний доступ до лічильниканекоректний оператор розширення або зсувунекоректна стала, має бути 1, 2 або 4некоректне поле маскинекоректна маска mfcrнекоректний зсувнекоректний операнд. Тип може мати лише значення 0,1,2.некоректна позиція, має бути 0, 16, 32, 48 або 64.некоректна позиція, має бути 0, 8, 16 або 24некоректна позиція, має бути 16, 32, 64 або 128.некоректна позиція, мало бути одне з таких значень: 0,4,8,...124.некоректна величина збільшення після виконання порівняннянекоректний регістрнекоректний регістр для узгодження стеканекоректний список регістрівнекоректна назва регістранекоректний номер регістра, має бути blinkнекоректний номер регістра, має бути fpнекоректний номер регістра, має бути pclнекоректний зсув регістранекоректний операнд регістра під час оновленнянекоректно відтворена стала у MOVнекоректна величина зсувунекоректний оператор зсувунекоректне значення розміру, має бути у діапазоні від 1 до 64.некоректний розмір, має бути 1, 2, 4 або 8некоректний розмір, значенням має бути некоректний номер sprgнекоректний номер tbrнекоректне значення для константи ld/st CMEMнекоректне значення константиприв’язку переходу не вирівнянозайві символи наприкінці рядкаостанній регістр діапазону є невідповіднимне вистачає «)»не вистачає «]»не вистачає оператора розширенняне вистачає визначення символічного запису у рядку синтаксисуне вистачає регістранайсвіжіший формат, «%s», є більш обмежувальним ніж «%s» обробки декількох нотаток %s не передбачено множниквикористання від’ємних констант забороненомало бути використано від’ємне або невирівняне значення відступунемає інструкцій, які безпосередньо відображаються на термінал IC %s немає інструкцій, які безпосередньо відображаються на термінал IC %s [%s]для 8-бітових сталих не передбачено величини зсувунекоректна пара r0l/r0hoffset(IP) є не коректною формоюкод операції %s не має класу (операції %d %d %d) операнд є ненульовимоперанд лежить поза межами діапазону (%ld не перебуває між %ld і %ld)операнд лежить поза межами діапазону (%ld не перебуває між %ld і %lu)операнд лежить поза межами діапазону (%lu не перебуває між %lu і %lu)операнд поза діапазоном (0x%lx не лежить між 0 і 0x%lx)операнд поза діапазоном (не лежить між 1 і 255)перекриття у полі %s->%s перезапис нотатки %d нотаткою %d (IC:%s) мало бути p0-p7parse_addr16: некоректний індекс операції.операнд оператора з відсотком не є символомзначення позиції поза межами діапазонупара регістрів має бути послідовноюпара регістрів має починатися із парного регістрарегістр R30 є індикатором limmіндекс елемента регістрарегістром має бути BLINKрегістром має бути GPрегістром має бути ILINK1регістром має бути ILINK2регістром має бути PCLрегістром має бути R0регістром має бути R1регістром має бути R2регістром має бути R3регістром має бути SPрегістром має бути r0-r3 або r12-r15назву регістра використано як поточне значенняномер регістраномер регістра має бути парнимрегістр поза межами припустимого діапазонуджерело у регістрі під час пересування поточного значеннярегістр недоступний для коротких інструкційдля обертання мало бути значення 0, 90, 180 або 270для обертання мало бути значення 90 або 270rsrc %s (%s) не містить регістрів величина зсувувеличина зсуву має бути 0 або 12величина зсуву має бути 0 або 16величина зсуву має бути 0 або 8зсув мав бути кратним до 16зсув забороненомало бути використано оператор зсувурегістрові операнди джерела і призначення мають бути різнимимало бути використано регістр вказівника на стексинтаксична помилка (мало бути вказано символ «%c», виявлено ж символ «%c»)синтаксична помилка (мало бути вказано символ «%c», виявлено ж завершення інструкції)не вдалося змінити каталог на «%s», номер помилки = %s не визначенонеочікуваний зворотний запис адресневідоманевідоме 0x%02lxневідоме 0x%04lxневідоме обмеження «%c»невідомий зсув операнда: %x невідомий регістр: %d нерозпізнана форма інструкціїнерозпізнана інструкціязначення має бути кратним до 16значення має перебувати у діапазоні від 0 до 240значення має перебувати у діапазоні від 0 до 28значення має перебувати у діапазоні від 0 до 31значення має перебувати у діапазоні від 1 до значення має бути степенем 2значення поза діапазоном від 1 до 256vector5 поза межами припустимого діапазонуvector8 поза межами припустимого діапазонупопередження: ігноруємо невідомий параметр -M%s значення ширини поза межами припустимого діапазонумало бути z0-z15мало бути z0-z7
/home/../usr/share/locale/szl/../sad/../rar/../mo/../uk/LC_MESSAGES/opcodes.mo